职称:教授/博导 | ||||
办公室:南京市江宁区无线谷A4 | ||||
Email:njcym@seu.edu.cn | ||||
网站链接:https://iroi.seu.edu.cn/2016/0826/c15932a165364/page.htm https://seupml.com/team_introduction | ||||
个人简介: | ||||
2003年和2007年分别获得金沙js800000电路与系统专业硕士和博士学位,2006年赴比利时国际微电子中心(IMEC)学习先进的模拟集成电路设计技术。担任国家自然科学基金项目评审专家、科技部专家库评审专家,教育部学位论文评议专家、IEEE JSSC和IEEE T-VLSI等国内外期刊审稿专家。负责或参与完成多项国家自然科学基金项目、国家重点研发计划项目和企业横向合作项目。已成功研制的芯片包括10G/25G突发模式TIA、28Gbaud 和56Gbaud PAM4时钟数据恢复CDR、4×28Gbaud与4×56Gbaud 并行TIA与Driver、1GE/10GE高速以太模拟器、24×28Gbaud高速模拟衰减器芯片、4×25Gb/s Chiplet SerDes Transceiver、 800G相干光通信320Gb/s模拟复用器AMUX芯片等。 在IEEE T-CAS和IET EL等国内外期刊与会议中发表论文八十余篇,获国家发明专利授权十余项。主持出版集成电路设计专业教材共6部,主持编写的《集成电路设计》教材连续入选“十一五”和“十二五”国家级规划教材,主持翻译国外经典教材《模拟集成电路设计精粹》一本,《集成电路设计技术》课程2006年被评为江苏省优秀研究生课程,《集成电路设计》教材被国内100多所高校采用,2018年获得教育部产学合作协同育人项目资助,2021年获得全国优秀教材建设奖。 | ||||
研究方向: | ||||
1. 超高速光通信与光载太赫兹集成电路设计( TIA, CDR, EQ, DRV ) 2. 射频集成电路设计( LNA, PLL, PA ) 3. 数模混合集成电路设计( SerDes、ADC/DAC ) | ||||
指导研究生情况: | ||||
每年招收研究生十多名,研究生毕业去向主要是外企和国有企事业单位,包括国际知名的德州仪器TI,ADI,Cadence,高通等公司和14所,55所等单位,近年来多名学生入选中兴通迅“蓝剑计划”。 | ||||
项目名称 | 项目类别 | |||
400G光通信系统 4×56 Gbaud PAM4 线性光收发集成电路技术研究 | 国家自然科学基金项目2020-2023 | |||
100-500Gb/s超高速并行光收发器件模型、宽带及光电集成技术研究 | 国家自然科学基金项目2017-2020 | |||
40Gb/s单片集成光接收机芯片及信号完整性研究 | 国家自然科学基金项目2010-2012 | |||
高能效驱动及跨阻放大芯片技术研究 | 国家重点研发计划2022-2025 | |||
面向25/100G PON核心电芯片研制与高效FEC算法研究及实现 | 国家重点研发计划2019-2022 | |||
光接入用100G PON 核心硅基光电子器件 | 国家重点研发计划2019-2023 | |||
国家863项目2011-2013 | ||||
4×56Gbaud PAM4 TIA和Driver集成电路开发 | 企业合作项目 | |||
高速模拟前端CMOS-TIA技术开发 | 企业合作项目 | |||
超快建链全局线性TIA项目 | 企业合作项目 | |||
50G PON突发线性TIA技术 | 企业合作项目 | |||
突发接收电路委托开发 | 企业合作项目 | |||
接收机GJS***技术合作项目 | 企业合作项目 | |||
接入领域的光电单片集成技术研究 | 企业合作项目 | |||
80G高带宽电模拟复用器技术 | 企业合作项目 | |||
28GBaud 硅光芯片Controller及算法技术合作 | 企业合作项目 | |||
10G线性均衡器的研究 | 企业合作项目 | |||
24×28Gbaud高速链路衰减可调集成电路开发 | 企业合作项目 | |||
高速RF芯片建模 | 企业合作项目 | |||
非线性建模及线性化技术验证 | 企业合作项目 | |||
电源噪声对PLL输出抖动影响分析 | 企业合作项目 | |||
高速SERDES模块设计 | 企业合作项目 | |||
高速接口装备测试技术合作 | 企业合作项目 | |||
1. 王志功,陈莹梅,《集成电路设计》第二版,2009年6月,电子工业出版社,十一五国家级规划教材 2. 王志功,陈莹梅,《集成电路设计》第三版,2013年7月,电子工业出版社,十二五国家级规划教材 3. 陈莹梅,《模拟集成电路设计精粹》,2008年3月,清华大学出版社 4. 陈莹梅,《模拟集成电路EDA技术与设计-仿真与版图实例》,2014年3月,电子工业出版社 5. 魏廷存,陈莹梅,《模拟CMOS集成电路设计》,2010年3月,清华大学出版社
| ||||
6. Yingmei Chen, Zhigong Wang, et al., A 38 Gb/s to 43 Gb/s Monolithic optical receiver in 65 nm CMOS Technology, IEEE transactions on circuits and systems, 2013, 60(12), pp.3173-3181.(SCI收录) 7. Yingmei Chen, Jianwei Gong, et al., 4-channel 35 Gbit/s Parallel CMOS LDD, Electronic letters, July 2015, 51(15), pp.1178-1180. (SCI收录) 8. Yingmei Chen, Jiquan Li, et al., 12-channel, 480 Gbit/s Optical Receiver Analog Front-End in 0.13 µm BiCMOS technology, Electronic letters, March 2017, 53(7), pp.492-494. (SCI收录) 9. Yingmei Chen, Zhen Zhang, et al., Design of low power 4×40 Gb/s Laser Diode Driver for parallel transmission systems, SCIENCE CHINA Information Sciences, 2017, 60(8): 088401. (SCI收录) 10. Chen Yingmei, Luo xianliang, et al., 4×25 Gb/s 2.6 mW/Gb/s Parallel Optical Receiver Analog Front-end for 100Gb/s Ethernet, Microwave and Optical Technology Letters, 57(4), Apr.,2015, pp.974-978. (SCI收录) 11. Zhen Zhang, Yingmei Chen, Jiquan Li, Hui Wang, Chenyang Gao, A Low-Jitter Full-Rate 25-Gb/s CDR for 100-Gb/s Optical Interconnects in 0.13-μm SiGe BiCMOS,Fiber and Integrated Optics, 2017, Vol.36, Nov. 4-5, 172-180.(SCI收录) 12. Jiquan Li, Yingmei Chen, Pan Tang, Zhen Zhang, Hui Wang, and Hao Huang, A Low Power Low Distortion 20GS/s Flash Analog-to-Digital Converter for Coherent Optical Receiver in 0.13-μm SiGe BiCMOS, Journal of circuits, systems and computers, Nov., 2018, Vol.28, Doi:10.1142/S0218126619200068(SCI收录) 13.Yingmei Chen, Hui Wang, Jiquan Li, Zhigong Wang, Rong Wang, Lin Li, Binbin Yang, Yuan Gao, 56Gbaud Linear PAM4 Transimepedance Amplifier and VCSEL Driver in SiGe BiCMOS technology, 2019 IEEE International Symposium on Radio-Frequency Integration Technology, Aug. 28-30, 2019.(EI收录) 14. Yingmei Chen, Yilin Zheng, Li Zhang, A 5GHz Linear Laser Diode Driver for ROF Transmission Systems, Microwave and Optical Technology Letters, Jan., 2015, 57(1), pp.41-45. (SCI收录) 15. Chen Yingmei, Zhu Lei, et al., 4-channel, 40Gb/s Front-End Amplifier for Parallel Optical Receiver in 0.18µm CMOS, SCIENCE CHINA Information Sciences, 2013, 56(4): 042402. (SCI收录) 16. Chen Yingmei, Zai Dawei, et al., A four-channel Parallel 40 Gb/s Laser Diode Voltage Driver in 0.18-µm CMOS, Microwave and Optical Technology Letters, July, 2013, 55(7), pp.1540-1543. (SCI收录) 17. Yingmei Chen, Shuangchao Yan, et al., A Fully Integrated 40Gb/s CDR with Eight-phase VCO for Optical Fiber Communication, Microwave and Optical Technology Letters, Jan., 2013, 55(1), pp.170-173. (SCI收录) 18. Yingmei Chen, Hui Wang, et al., A 10GHz Multiphase LC VCO with a Ring Capacitive Coupling Structure, SCIENCE CHINA Information Sciences, Nov. 2012, 55(11), pp.2656-2662. (SCI收录) 19. Yingmei Chen, Zhigong Wang, et al., 2.5-Gb/s Low-Jitter Low-Power Monolithically Integrated Optical Receiver; Analog Integrated Circuits and Signal Processing, March, 2012, 71(3), pp.445-451. (SCI收录) 20. Zhen Zhang, Yingmei Chen, et al., A 0.13 µm BiCMOS 10 Gb/s Adaptive Equalizer with Improved Power Supply Noise Rejection, International Conference on Communication and Information Systems, Dec. 16-18, 2016, Bangkok, Thailand. (EI收录) 21. Yingmei Chen, Cheng xue hui, et al., Verilog HDL modeling and design of a 10Gb/s SerDes full rate CDR in 65nm CMOS, High Technology Letters, Vol.20, No.2, June 2014, pp.140-145. (EI收录) 22. Yingmei Chen, Zhigang Xu, et al., Design of 15 Gb/s Inductorless Limiting Amplifier with RSSI and LOS indication in 65 nm CMOS, High Technology Letters, Vol.20, No.1, Mar. 2014, pp.92-96. (EI收录) 23. Zhen Zhang, Yingmei Chen, Jiquan Li, Hui Wang; A low-noise 71-dBΩ transimpedance 31-GHz bandwidth optical receiver with automatic gain control in 0.13 μm SiGe BiCMOS,IEICE Electronics Express, 2019, Vol.16, No.21, 1–6. 24. Jiquan Li, Yingmei Chen;Group Delay Compensation By Combining 3-tap FFE With CTLE for 80Gbps-PAM4 Optical Transmitter, 32nd IEEE International System-on-Chip Conference (SOCC),Sep. 3-6, 2019, Singapore. 25. Hui Wang, Yingmei Chen;A Quad Linear 56Gbaud PAM4 Transimpedance Amplifier in 0.18μm SiGe BiCMOS Technology, 32nd IEEE International System-on-Chip Conference (SOCC),Sep. 3-6, 2019, Singapore. 26. Jiquan Li, Yingmei Chen, Lufeng Chen, Chao Guo;A 30Gbps power-efficient dual-loop adaptive equalizer in 0.13µm SiGe BiCMOS technology,Microelectronics Journal,100(2020)104773 27. Hui Wang, Yingmei Chen, and Jinglong Zhan; A 25Gbps single-end input limiting amplifier with loss of signal for low power integrated optical receivers, Microwave and Optical Technology Letters, 2021; 63:1566-1570, Doi: 10.1002/mop.32776.
| ||||
专利: | ||||
专利名称 | 已授权专利号 | 专利类型 | ||
八相位LC压控振荡电路、片上振荡器的设计方法 | ZL201010133655.8 | 发明专利 | ||
前置放大器设计方法以及片上前置放大器设计方法 | ZL201010189770.7 | 发明专利 | ||
宽带高增益跨阻放大器及设计方法和放大器芯片 | ZL201210210717.X | 发明专利 | ||
一种带宽补偿的超高速激光驱动器电路和驱动器芯片 | 发明专利 | |||
一种网线模拟器与POE测试电路高密网口装置集成方法 | ZL201710651398.9 | 发明专利 | ||
一种具有失调消除功能的高速采样放大器 | ZL202010004648.1 | 发明专利 | ||
一种伪差分结构低噪声高线性跨阻放大器电路及芯片 | ZL 202010961532.7 | 发明专利 | ||
PAM4光接收机前向电流检测型线性自动增益控制放大器 | ZL 202010161801.1 | 发明专利 | ||
无需复位的突发信号检测电路 | ZL 202110504369.6 | 发明专利 | ||
减小稳定时间的突发模式光接收机跨阻放大器电路 | ZL 202110471761.5 | 发明专利 | ||
具有高线性度的大输出摆幅驱动电路 | ZL 202110458112.1 | 发明专利 | ||
高带宽线性可变增益放大器 | ZL 202110563675.7 | 发明专利 | ||
高速大摆幅信号的低抖动均值检测电路 | ZL202110591990.0 | 发明专利 | ||
利用分布放大和耦合放大结构实现高增益大带宽的低噪声放大器 | ZL202210256776.4 | 发明专利 | ||
前馈和反馈交叉耦合结构的快速稳定高带宽放大器 | ZL202210186785.0 | 发明专利 |